上拉就是将不确定的信号通过一个电阻嵌位在高电平,电阻同时起限流作用,
1TTL驱动CMOS时,如果TTL输出最低高电平低于CMOS最低高电平时,提高输出高电平值
2OC门必须加上拉,提高电平值
3加大输出的驱动能力(单片机较常用)
4CMOS芯片中(特别是门的芯探国待可振春因陆价烟跳片),为防静电干扰,不用的引脚也不悬空,一般上拉,降低阻抗,提供泄荷通路
5提高输出电平,提高芯片输入信号的噪声容雨限,增强抗干扰
6提高总线抗电磁能力,空脚易受电磁干扰
7长线传输中加上拉,是阻抗匹配抑制反射干扰
上拉是对器件注入电流,胡紧派于存影执主层下拉是输出电流,弱强只是上拉电阻的阻值不同,没有什么严格区分,对于非集电极(或漏极)开路输出型电路(如普通门电路)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道。上拉电阻:就是从电源高电平引出的电阻接到360问答输出1,如果电平用OC(集电极开路,TTL)或OD(漏极开路,CMOS)输出,那么不用上拉电阻是不能工作的,这个很容易理解,管子没有电源就不能输出高电平了。2,如果输出电流比较大,输出的电平就会降低(电路中已经有了一个上拉电阻,但是电阻太大,压降太高),就可以用上拉电阻提供电流分量,把电平“拉高”。(就是并一个电阻在IC内部的上拉电阻上,都怎车洋球深算于模减让它的压降小一点)。当然管子按需要该工作在线性范围的上拉电阻不能太小。当然也会用这个方式来实现门电路电平的匹配。上,就是指高电平;所谓下,是领井雨答李阻般投工良指低电平。上拉,就是通过一个电阻将信号接电源,一般用于时钟信号数据信号安等。下拉,就是通过一个电阻将信号接地,一般用于保护信号。这是根据电路需要设计的,主要目的是为了防止干扰,增加电路的稳定性。